合见工软多地成功举办2023新国产数字验证技术巡回研讨会

来源:合见工软 #合见工软#
8093

2023年10月31日, 2023合见工软数字验证技术巡回研讨会的最后一站——上海站顺利举行。深圳、北京、上海的线下研讨会共计吸引了两百余位业内的工程师、研发、技术人员来到现场,聆听合见工软全新技术成果,探讨数字验证技术解决方案,与合见工软的技术专家们进行面对面技术交流。

合见工软此次为中国半导体行业带来了数字芯片全流程解决方案和产品演示,更值得一提的是,合见工软跨芯片、IP、系统级领域的全新产品发布,也同时吸引到了数十家头部芯片、半导体与系统企业的技术人员参与了此次活动,其中包括:紫光展锐、阿里巴巴、平头哥、中兴通讯、奕斯伟、芯原、燧原科技、云豹智能、Arm、嘉楠科技、清华大学、爱立信、地平线、万有引力、腾讯、联想、汇顶科技、比科奇、士兰微、辉義智能等。

本次线下研讨会,我们来到了客户所在城市,合见工软的豪华技术专家阵容通过技术干货、合见工软的最新硬件验证产品介绍、现场Demo展示,向客户们从各方面介绍了合见工软的数字验证解决方案。

合见工软新国产EDA多维演进战略

三地研讨会,合见工软CTO贺培鑫先生均来到现场,以EDA行业态势为开头,介绍了EDA行业发展的不易,如技术壁垒高、研发投入大且周期长、以开发单点工具为主,缺少打造全流程的企业等。而合见工软的公司策略为培养优秀人才,进行技术创新,构筑良好行业生态,目标打造全流程。

深圳站

从2021年公司投入运营以来,实现了多个从1到N的变化,如产品数量从1个到15个,办公室及研发机构数量从1到15,从一条产品线发展到覆盖数字验证、实现、系统、IP的多维演进。

接着,贺培鑫先生对于2023年10月12日发布的五款新产品作了简要介绍,包括:

商用级、高性能、全场景验证硬件系统UniVista Unified Verification Hardware System(简称“UVHS”)

商用级虚拟原型设计与仿真工具套件UniVista V-Builder/vSpace

商用级、高效测试向量自动生成工具UniVista Tespert ATPG

全新一代UniVista EDMPro电子系统研发管理平台

首款自主知识产权的全国产PCIe Gen5完整解决方案UniVista PCIe Gen5 IP

结合之前推出的几款工具,合见工软正在一步步深化新国产EDA多维演进战略。

欢迎致辞,感恩客户陪伴

合见工软市场副总裁吴晓忠先生作开幕致辞。

作为数字芯片EDA技术领先的公司,合见工软以数字验证技术为此次线下研讨会的探讨主题,从硬件和软件两个方面,从多角度阐述合见工软的数字验证技术成果。合见工软此次技术研讨会的顺利召开,离不开客户的支持与陪伴。感恩来到现场的参会人员们。

验证硬件系统UVHS多维度介绍

UVHS是创新的高性能、大容量全场景验证专用硬件加速平台,集成了自主研发的全流程时序驱动的智能编译软件UVHS Compiler,可以在单一验证EDA系统中以不同运行模式,来应对复杂多样的SoC软硬件验证任务所带来的全场景要求。

合见工软曹梦侠、周世华、唐进分别从不同维度介绍了UVHS的性能、特性、参数等信息。以具体的实例和实际的Demo展示,向客户证明UVHS可成功实现单一系统根据验证任务的不同,在不同性能要求、接口方案的使用模式和应用场景之间进行灵活切换以及设计数据与环境的平滑移植,能够轻松解决其他已有方案里切换模式的跨度大、难度高、效率低、时间久的难题。UVHS级联系统支持多用户、多主机。例如在同一系统内,可以多用户同时混合使用原型验证模式与硬件仿真模式,且性能具备与全单一模式一样高效的优势,由此实现更高效、灵活的软硬件协同仿真,助力大规模ASIC/SoC验证项目的快速收敛。

UVHS一体化支持硬件仿真模式和原型验证模式,实现更高效灵活的软硬件协同仿真,填补国内大规模全场景硬件仿真系统的空白。UVHS已实际商用部署的大容量级联系统,单一设计规模突破60亿门,得益于核心技术全局时序驱动的自动分割引擎,在超大型系统场景下仍能保持10+MHz的高运行性能。曹梦侠以几个实际例子和有利数据证明,目前UVHS产品已在多家客户的主流大芯片项目中成功完成超过60亿门设计规模的实际商业化部署,并实现成功流片迭代。

正如贺培鑫所说的:“我们把EDA界先进的时序分析算法融入到FPGA流程中来,从另一个维度带来性能的突破。同时我们开发了很多易用的使用模式,帮助用户提升调试的效能。而且即使在超大规模量级的系统上, UVHS也能高性能地稳定运行。我们的目标是让用户节省时间,提高项目效率,快速把产品推向市场。”

软件结合,为验证助力

合见工软赵香君与王璞向用户们介绍了合见工软数字验证流程中的软件支撑:

数字功能仿真器 UniVista Simulator(UVS) 

验证回归管理平台UniVista Verification Productivity System(VPS)

数字仿真调试器 UniVista Debugger(UVD)

UVS作为数字验证解决方案的核心仿真引擎,采用先进的编译和性能提升技术来优化编译时间和运行速度,可为各种类型的客户设计提供高效可靠的数字仿真验证。VPS为用户提供从初始验证计划创建到最终覆盖率收敛的完整流程管理与支持。UVD可以在编译源文件的基础上,生成高性能、大容量的设计及验证环境信息数据库,其配合合见工软验证工具或第三方验证工具可以生成统一的高压缩比的波形数据库(USDB)。

先进FPGA原型验证系统UV APS提升验证效率

合见工软罗文、周世华、董海对合见工软新一代时序驱动(Timing-Driven)高性能、大规模、灵活可扩展的先进FPGA原型验证系统UniVista Advanced Prototyping System(简称“UV APS”)进行了多维度讲解,包括UV APS核心的时序分析及优化策略、UV APS的自动分割技术在大型复杂芯片原型中的应用,以及用各种数据及实例表明UV APS如何加速芯片功能与性能验证。

UV APS能够帮助客户加速验证进度、提前进行软硬件集成开发与测试,其强大智能编译工具APS Compiler支持时序驱动的分割引擎和自动分割,支持RTL Module的用户向导分割进行性能调优,并且支持对ASIC门控时钟等电路的自动转化,还支持逻辑本地化等性能优化策略。此外,丰富多样的Debug手段、创新的最新接口标准方案,以及Hybrid原型验证方案,帮助UV APS不仅达到快速验证,快速迭代的效果。

直接交流,技术观点碰撞

现场氛围非常热烈,许多参会人员踊跃向技术专家提问,直接面对面解答技术疑问。

茶歇期间,也有许多参会人员就会上的疑问或自身对于技术的疑问,寻找技术专家交流,进行观点碰撞和答疑。

实物登场,硬件系统展示

在深圳站及上海站,合见工软首次实物展示多台硬件实物设备,包括:

UV APS

UV MMK

PCIe Speed Adapter

Ethernet Speed Adapter

实物展示吸引了众多参会人员驻足参观,合见工软工程师的Demo现场演示,使参会人员更为直观了解合见工软的硬件产品及技术,也更方便客户与工程师面对面交流沟通。

这是一场技术与思想的碰撞盛宴

也是合见工软最新技术成果的首次集中亮相

本次线下技术巡回研讨会的圆满举办

离不开业内外朋友对合见工软的关注和支持

真诚感谢所有参会人员的一路陪伴

未来,希望能在更多城市

与工程师们、研发们、技术专家们

开展新一轮的深度交流与探讨

携手为EDA行业高速发展注入新动能!

责编: 爱集微
来源:合见工软 #合见工软#
THE END
关闭
加载

PDF 加载中...