• 收藏

  • 点赞

  • 评论

  • 微信扫一扫分享

RISC-V国际组织宣布2022年首批四项规格和扩展的批准

来源:爱集微

#RISC-V#

06-22 11:35

集微网消息,6月21日,RISC-V国际组织宣布了2022年的首批四项规格和扩展的批准——RISC-V高效跟踪(E-Trace)、RISC-V主管二进制接口(SBI)、RISC-V统一可扩展固件接口(UEFI)规格,以及RISC-V Zmmul纯乘法扩展。RISC-V在Embedded World上宣布了这些新规范的批准。据悉,RISC-V国际组织还将在6月23日之前在展览大厅举办一个会员公司创新馆。目前,RISC-V其中代表40多个扩展的16个规范得到了批准。

图源:网络

RISC-V首席执行官Calista Redmond表示:“RISC-V的贡献和合作文化继续产生令人印象深刻的战略成果,RISC-V成员是开放计算时代的领导者,证明了合作通过共享投资加速创新,同时增加全球机会。”

RISC-V的首席技术官Mark Himelstein说:“这些新规范加速了嵌入式和大型系统的设计,调试是芯片上最难做的事情之一,RISC-V的E-Trace创造了一种标准的处理器跟踪方式,效率极高,在嵌入式系统设计中特别有用。ISC-V SBI为开发者提供了一个类似的关键资源。在所有RISC-V实现中移植主管模式软件的能力,本质上允许开发者写一次代码,并在所有地方应用。”

RISC-V规范的SBI架构了硬件平台和操作系统内核之间的固件层,使用主管模式(S-模式或VS-模式)下的应用二进制接口。 这种抽象使所有RISC-V操作系统的实现都有共同的平台服务。许多RISC-V成员已经在他们的RISC-V解决方案中实施了RISC-V SBI规范,因此批准该规范将确保整个RISC-V生态系统的标准方法,确保兼容性。该规范的开发和批准由Rivos公司的Atish Patra领导,工作在平台水平指导委员会进行。

Himelstein还解释说:“对于许多MCU应用来说,除法操作的频率太低,不足以证明除法器硬件的成本,RISC-V Zmmul扩展将特别有利于简单的FPGA软核。”

RISC-V Zmmul Multiply Only实现了需要乘法操作而不需要除法的低成本实现,是RISC-V非特权规范的一部分。该扩展的开发和批准是由Allen Baum领导的,其工作是在非特权ISA委员会进行的。(校对/思坦)

责编: 刘燚

武守哲

作者

微信:entelecheiapw

邮箱:wusz@lunion.com.cn

作者简介

读了这篇文章的人还读了...

关闭
加载

PDF 加载中...